您現(xiàn)在的位置: 首頁(yè) > 標(biāo)簽 > 低功耗協(xié)處理器
低功耗協(xié)處理器
低功耗協(xié)處理器
相關(guān)文章 : 1篇 瀏覽 : 3次

本文針對(duì)多媒體視頻處理系統(tǒng)中的視頻實(shí)時(shí)解碼應(yīng)用,提出了一種低功耗的高性能多媒體協(xié)處理器結(jié)構(gòu)設(shè)計(jì).對(duì)于常系數(shù)乘法器,逆離散余弦變換(IDCT),變長(zhǎng)解碼(VLD)等關(guān)鍵單元與模塊作了深入研究,并結(jié)合低功耗設(shè)計(jì)技術(shù)對(duì)上述單元與模塊進(jìn)行了優(yōu)化.通過(guò)對(duì)實(shí)驗(yàn)結(jié)果的分析與比較,說(shuō)明本設(shè)計(jì)在滿足視頻實(shí)時(shí)解碼需求的基礎(chǔ)上在功耗方面做到了最優(yōu)化.此外,本文分析總結(jié)了SOC設(shè)計(jì)的設(shè)計(jì)方法與CMOS電路功耗基本原理,并從設(shè)計(jì)的各個(gè)層面總結(jié)了低功耗設(shè)計(jì)技術(shù).為設(shè)計(jì)低功耗的視頻解碼協(xié)處理器提供了理論基礎(chǔ). 本文的主要工作與創(chuàng)新點(diǎn)如下:一,基于并行乘法器結(jié)構(gòu)設(shè)計(jì)了一種新型的低功耗常系數(shù)乘法器