AP1302協(xié)處理器
AP1302協(xié)處理器
相關(guān)文章 : 1篇
瀏覽 : 18次
通過使用標(biāo)準(zhǔn)的96Boards方案,所以可以方便利用Xilinx Ultra96-V2平臺的功能來實(shí)現(xiàn)低延遲視覺系統(tǒng)原型。 該平臺采用MIPI和攝像機(jī)串行接口(CSI2),這是MIPI聯(lián)盟的規(guī)范。MIPI-CSI2規(guī)范定義了圖像傳感器、ISP和主機(jī)處理器之間的接口,并用于大多數(shù)嵌入式系統(tǒng)中圖像傳感器的高速通信輸出。 On Semi的api1302 ISP可執(zhí)行包括傳感器的轉(zhuǎn)動、配置和校準(zhǔn)等圖像處理功能,這些處理功能也有助于減少開發(fā)嵌入式攝像機(jī)系統(tǒng)的工作量。AP1302使用MIPI-CSI2通道連接傳感器和主機(jī)處理器。
推薦產(chǎn)品
列表欄目