您現(xiàn)在的位置: 首頁(yè) > 標(biāo)簽 > 延遲電路
延遲電路
延遲電路
相關(guān)文章 : 0篇 瀏覽 : 次

數(shù)字電路設(shè)計(jì)中有時(shí)需要把一個(gè)信號(hào)延遲一段時(shí)間再和另一個(gè)信號(hào)作用,典型的延遲電路是一串導(dǎo)向器,當(dāng)然延時(shí)時(shí)間是每個(gè)導(dǎo)向器的延時(shí)之和。?6?9?6?9本文將簡(jiǎn)單介紹幾種延時(shí)電路。?6?9?6?9 一、精確長(zhǎng)延時(shí)電路圖 ?6?9?6?9該電路由CD4060組成定時(shí)器的時(shí)基電路,由電路產(chǎn)生的定時(shí)時(shí)基脈沖,通過(guò)內(nèi)部分頻器分頻后輸出時(shí)基信號(hào)。在通過(guò)外設(shè)的分頻電路分頻,取得所需要的定時(shí)控制時(shí)間。 ?6?9?6?9通電后,時(shí)基振蕩器震蕩經(jīng)過(guò)分頻后向外輸出時(shí)基信號(hào)。作為分頻器的IC2開(kāi)始計(jì)數(shù)分頻。當(dāng)計(jì)數(shù)到10時(shí),Q4輸出高電平,該高電平經(jīng)D1反相變?yōu)榈碗娖绞筕T截止,繼電器斷電釋放,切斷被控電路工作電源。與此同時(shí),D1輸出餓低電平經(jīng)D2反相為高電平后加至IC2的CP端,使輸出端輸出的高電平保持。 ?6?9?6?9電路通電使IC1、IC2復(fù)位后,IC2的四個(gè)輸出端,均為低電平。而Q4輸出的低電平經(jīng)D1反相變?yōu)楦唠娖剑ㄟ^(guò)R4使VT導(dǎo)通,繼電器通電吸和。這種工作狀態(tài)為開(kāi)機(jī)接通、定時(shí)斷開(kāi)狀態(tài)。