優(yōu)化信號鏈的電源系統(tǒng) — 第3部分:RF收發(fā)器


原標題:優(yōu)化信號鏈的電源系統(tǒng) — 第3部分:RF收發(fā)器
在優(yōu)化信號鏈的電源系統(tǒng)中,RF(射頻)收發(fā)器是一個關(guān)鍵組成部分。以下將詳細討論如何針對RF收發(fā)器進行電源系統(tǒng)的優(yōu)化,特別是以ADRV9009為例,該收發(fā)器是一款高集成度、高性能的射頻捷變收發(fā)器,廣泛應(yīng)用于3G、4G和5G宏蜂窩時分雙工(TDD)基站。
一、RF收發(fā)器的電源需求
ADRV9009 6 GHz雙通道RF收發(fā)器需要以下五個不同的電源軌:
1.3 V模擬(VDDA1P3_AN)
1.3 V數(shù)字(VDDD1P3_DIG)
1.8 V發(fā)射器和BB(VDDA_1P8)
進一步細分為VDDA1P8_TX(發(fā)射器)和VDDA1P8_BB(基帶)
2.5 V接口(VDD_INTERFACE)
二、電源噪聲敏感度分析
為了優(yōu)化電源系統(tǒng),首先需要量化RF收發(fā)器對電源噪聲的敏感度。這通常通過測量電源抑制比(PSRR)和電源頻譜調(diào)制比(PSMR)等參數(shù)來完成。
PSRR:衡量電源噪聲對RF信號的影響程度。
PSMR:衡量電源噪聲在RF輸出頻譜中產(chǎn)生的調(diào)制雜散幅度。
根據(jù)測量結(jié)果,ADRV9009對VDDA1P3_AN和VDDA_3P3電源軌的噪聲最為敏感,這些電源軌上的噪聲貢獻了最大部分的耦合到接收器1的紋波量。
三、優(yōu)化措施
使用低噪聲穩(wěn)壓器
對于敏感的電源軌(如VDDA1P3_AN和VDDA_3P3),采用低噪聲的線性穩(wěn)壓器(LDO)來進一步降低噪聲。
展頻技術(shù)
啟用DC-DC轉(zhuǎn)換器的展頻模式(SSFM),將噪聲擴散到更寬的頻帶上,從而降低開關(guān)頻率及其諧波處的峰值噪聲。
濾波措施
在電源軌上增加低通濾波器(LC濾波器),以濾除高頻噪聲。
組合優(yōu)化
結(jié)合使用LDO穩(wěn)壓器、LC濾波器和展頻技術(shù),可以顯著降低電源噪聲對RF收發(fā)器性能的影響。
四、優(yōu)化后的電源系統(tǒng)示例
以ADRV9009的標準評估板為例,其電源系統(tǒng)由一個ADP5054四通道開關(guān)穩(wěn)壓器和四個線性穩(wěn)壓器組成。為了進一步優(yōu)化,可以采取以下措施:
為VDDA1P3_AN電源軌增加ADP1764 LDO穩(wěn)壓器,并開啟LTM8063的展頻模式。
為VDDA_1P8和VDDA_3P3電源軌根據(jù)實際需要選擇合適的DC-DC轉(zhuǎn)換器和濾波措施。
五、驗證與優(yōu)化
通過測量優(yōu)化后的電源系統(tǒng)的PSRR和PSMR等參數(shù),并與優(yōu)化前的結(jié)果進行比較,可以驗證優(yōu)化措施的有效性。同時,還可以進行實際的RF性能測試,如測量SFDR(無雜散動態(tài)范圍)和相位噪聲等,以進一步評估優(yōu)化后的電源系統(tǒng)對RF收發(fā)器性能的影響。
六、結(jié)論
優(yōu)化RF收發(fā)器的電源系統(tǒng)是提高其性能穩(wěn)定性的重要手段。通過量化電源噪聲敏感度、采取合適的低噪聲穩(wěn)壓器、展頻技術(shù)和濾波措施,可以顯著降低電源噪聲對RF收發(fā)器性能的影響。同時,定期的驗證與優(yōu)化也是確保電源系統(tǒng)持續(xù)有效運行的關(guān)鍵。
責任編輯:David
【免責聲明】
1、本文內(nèi)容、數(shù)據(jù)、圖表等來源于網(wǎng)絡(luò)引用或其他公開資料,版權(quán)歸屬原作者、原發(fā)表出處。若版權(quán)所有方對本文的引用持有異議,請聯(lián)系拍明芯城(marketing@iczoom.com),本方將及時處理。
2、本文的引用僅供讀者交流學習使用,不涉及商業(yè)目的。
3、本文內(nèi)容僅代表作者觀點,拍明芯城不對內(nèi)容的準確性、可靠性或完整性提供明示或暗示的保證。讀者閱讀本文后做出的決定或行為,是基于自主意愿和獨立判斷做出的,請讀者明確相關(guān)結(jié)果。
4、如需轉(zhuǎn)載本方擁有版權(quán)的文章,請聯(lián)系拍明芯城(marketing@iczoom.com)注明“轉(zhuǎn)載原因”。未經(jīng)允許私自轉(zhuǎn)載拍明芯城將保留追究其法律責任的權(quán)利。
拍明芯城擁有對此聲明的最終解釋權(quán)。