AD7450A 差分輸入、1 Msps、12 位 (AD7450A) 和 10 位 (AD7440) ADC


特性
快速吞吐率:針對 VDD 3 V 和 5 V 指定的 1MSPS 最大吞吐率下的低功耗:3.75 mW typat 1MSPS with 3 V supplys 9 mW typat 1MSPS with 5 V supply 全差分模擬輸入寬輸入帶寬:70dB SINAD 200kHz 輸入頻率 靈活的電源/串行時鐘速度管理 無流水線延遲 高速串行接口 - SPI TM /QSPI TM / MICROWIRE M / DSP 兼容斷電模式:最大 1μA 8 引腳 SOT-23 和 MSOP 封裝 應用 傳感器接口 電池供電系統(tǒng)數(shù)據采集系統(tǒng) 便攜式儀表 電機控制 通信
概述
AD7450A/AD7440 分別是 12 位和 10 位、高速、低功耗、逐次逼近 (SAR) 模數(shù)轉換器,具有全差分模擬輸入。這些部件采用 5 V 單電源供電,吞吐率高達 1MSPS。這些部件包含一個低噪聲、寬帶寬、差分跟蹤和保持放大器 (T/H),它可以處理超過 1MHz 的輸入頻率,-3dB 點通常為 20MHz。參考電壓從外部施加到 VREF 引腳,可以在 3.5 V 之間變化,具體取決于電源和適合應用的內容。參考電壓的值決定了器件的共模電壓范圍。憑借這種真正的差分輸入結構和可變參考輸入,用戶可以選擇各種輸入范圍和偏置點。轉換過程和數(shù)據采集使用 CS 和串行時鐘進行控制,允許該設備與微處理器或 DSP 接口。輸入信號在 CS 的下降沿被采樣,轉換也在此時啟動。
MICROWIRE 是美國國家半導體公司的商標。SPI 和 QSPI 是摩托羅拉公司的商標。
這些部分的 SAR 架構確保沒有流水線延遲。AD7450A 和 AD7440 使用先進的設計技術在高吞吐率下實現(xiàn)極低的功耗。
1.使用任一 5 V 電源供電。2.高吞吐量和低功耗。采用 3V 電源時,AD7450A/AD7440 的典型功耗為 3.75mW,吞吐量為 1MSPS。3.全差分模擬輸入。4.靈活的電源/串行時鐘速度管理。轉換速率由串行時鐘決定,允許隨著串行時鐘速度的提高而縮短轉換時間,從而降低功耗。這些部件還具有關斷模式,可在較低的吞吐率下最大限度地提高電源效率。5.可變電壓參考輸入。6.無管道延遲。7.通過CS輸入和一次關閉轉換控制精確控制采樣時刻。8. ENOB > 8 位,典型值為 100mV 參考。
Analog Devices 提供的信息被認為是準確可靠的。但是,Analog Devices 不對其使用承擔任何責任,也不對任何可能因其使用而侵犯第三方專利或其他權利的行為承擔責任。Analog Devices 的任何專利或專利權均未以暗示或其他方式授予任何許可。
One Technology Way, PO Box 9106, Norwood, MA 02062-9106, USA 電話:781/329-4700 www.analog.com 傳真:781/326-8703 ? Analog Devices, Inc., 2003
參數(shù) 動態(tài)性能 信號到(噪聲 + 失真)(SINAD) 2 總諧波失真 (THD) 2 峰值諧波或寄生噪聲 2 互調失真 (IMD) 2 二階項 三階項 孔徑延遲 2 孔徑抖動 2 全功率帶寬 2 直流精度 分辨率積分非線性 (INL) 2 微分非線性 (DNL) 2 零代碼誤差 2 正增益誤差 2 負增益誤差 2 模擬輸入滿量程輸入跨度絕對輸入電壓 V IN+ V INDC 漏電流輸入電容 REFERENCE INPUT V REF 輸入電壓測試條件/注釋 = 100kHz VDD fa =
(VDD 至 3.6V,fSCLK = 1MSPS,VREF 2.0 V;VDD 至 5.25V,fSCLK = 1MSPS,VREF 2.5 V;VCM 3 = VREF;TA = TMIN 至 TMAX,除非另有說明。)
保證 12 位無漏碼。VDD 至 5.25V VDD 至 3.6V VDD 至 5.25V VDD 至 3.6V VDD 至 5.25V VDD x VREF3 VCM = VREF VCM = VREF 跟蹤時 保持時 VDD 5.25V(指定性能的 ±1% 容差) VDD 3.6V (指定性能的 ±1% 公差)
DC 漏電流 VREF 輸入電容 LOGIC INPUTS 輸入高電壓,VINH 輸入低電壓,VINL 輸入電流,IIN 輸入電容,CIN7 LOGIC OUTPUTS 輸出高電壓,VOH
輸出低電壓,VOL 浮動狀態(tài)漏電流 浮動狀態(tài)輸出電容 7 輸出編碼 REV。PrG
參數(shù) CONVERSION RATE 轉換時間 跟蹤/保持采集時間 2 吞吐率 8 電源要求 I DD9,10 正常模式(靜態(tài)) 正常模式(運行) 測試條件/注釋 888ns with an 18MHz SCLK Sine Wave Input Step Input
完全掉電模式功耗正常模式(運行)完全掉電
注 1 溫度范圍如下:A 和 B 版本:+85°C。2 參見“術語”部分。3 由于V IN+ 和V IN- 的輸入跨度均為VREF,并且它們的相位相差180°,因此差分電壓為2 x VREF。4 共模電壓。只要該值在圖 9 和圖 10 中指定的范圍內,輸入信號就可以以任何選擇的直流共模電壓為中心。5 AD7450A 可在 100mV 的參考輸入和 = 5V 的情況下工作,參考范圍為 3.5五、6 AD7450A 可在 100mV 的參考輸入下工作,對于 = 3V,參考范圍為 2.2V。7 樣品在 +25°C 下測試以確保合規(guī)。8 參見“串行接口部分”。9 請參閱功率與吞吐率部分。10 使用中量程直流輸入測量。規(guī)格如有變更,恕不另行通知。
責任編輯:David
【免責聲明】
1、本文內容、數(shù)據、圖表等來源于網絡引用或其他公開資料,版權歸屬原作者、原發(fā)表出處。若版權所有方對本文的引用持有異議,請聯(lián)系拍明芯城(marketing@iczoom.com),本方將及時處理。
2、本文的引用僅供讀者交流學習使用,不涉及商業(yè)目的。
3、本文內容僅代表作者觀點,拍明芯城不對內容的準確性、可靠性或完整性提供明示或暗示的保證。讀者閱讀本文后做出的決定或行為,是基于自主意愿和獨立判斷做出的,請讀者明確相關結果。
4、如需轉載本方擁有版權的文章,請聯(lián)系拍明芯城(marketing@iczoom.com)注明“轉載原因”。未經允許私自轉載拍明芯城將保留追究其法律責任的權利。
拍明芯城擁有對此聲明的最終解釋權。